СФ-блок контроллера интерфейса Ethernet 10/100

Разработка СФ-блока интерфейса Ethernet 10/100 для микроконтроллеров с отечественными процессорными ядрами для использования в составе малогабаритных приборов специального назначения систем управления и обработки информации и процессора цифровой обработки сигнала для использования в системах передачи информации по радиоканалу.

Разрабатываемый СФ блок предназначен для применения в составе микроконтроллеров, используемых при построении широкого спектра устройств управления и обработки цифровой информации с использованием алгоритмов различной сложности с оптимизированным энергопотреблением.

Функциональные требования:

СФ блок контроллера интерфейса Ethernet 10/100:
- поддержка стандарта IEEE 802.3u;
- скорости данных 10 Мбит/с и 100 Мбит/с;
- наличие интерфейса к 2-портовым блокам памяти размерами 4Кх36 для организации FIFO приемника;
- наличие интерфейса к 2-портовым блокам памяти размерами 2Кх40 для организации FIFO передатчика;
- встроенный двухканальный ПДП-контроллер прямого доступа к памяти для операций приема и передачи;
- внешний интерфейс RMII и MII;
- наличие интерфейсов к системной шине AHB для подключения ЦП и контроллера памяти.


Обеспечение качества в процессе разработки должно соответствовать требованиям ГОСТ РВ 0015-002-2012.